圖靈獎獲得者大衛(wèi)?帕特森:比起Intel、ARM,物聯(lián)網(wǎng)設(shè)備更宜采用RISC-V架構(gòu)
每經(jīng)記者 任芷霓每經(jīng)編輯 陳俊杰
“ARM和Intel的架構(gòu)已經(jīng)存在很多年了,要往里面塞東西很難,而RISC-V擁有易于擴展的特性,是一個開放的體系架構(gòu),存在添加自主指令的空間。”7月19日,圖靈獎獲得者、RISC-V基金會副主席大衛(wèi)•帕特森在清華大學(xué)五道口金融學(xué)院云課堂聯(lián)合每經(jīng)智享會推出的“在線大講堂之科學(xué)大家談”上表示,“與那些舊的體系架構(gòu)相比,RISC-V更貼合人工智能”。
隨著人工智能技術(shù)和應(yīng)用的發(fā)展,對于數(shù)據(jù)和運算速度要求更高,但受限于摩爾定律的發(fā)展,通用計算芯片的速度逐漸放緩,使用領(lǐng)域?qū)S眉軜?gòu)芯片(DSA)成為未來計算機發(fā)展的趨勢。
尤其是在邊緣端,例如智能手機、VR/AR眼鏡以及各種物聯(lián)網(wǎng)終端,AI計算的需求顯著增加。并且,RISC-V國際協(xié)會在瑞士注冊成立,中國是其中重要的成員之一,大約有15%的RISC-V組織位于中國。大衛(wèi)•帕特森認(rèn)為,RISC-V是一種開源的指令集架構(gòu),能夠大幅度降低芯片產(chǎn)品的開發(fā)成本,有望打破目前Intel、ARM對芯片架構(gòu)的知識產(chǎn)權(quán)壟斷,同時也能緩解在當(dāng)前緊張的國際環(huán)境下芯片產(chǎn)業(yè)進一步全球化的阻力。
大衛(wèi)•帕特森也正在與來自清華大學(xué)的譚章熹教授、張林教授共同研究促進RISC-V的技術(shù)發(fā)展,并呼吁更多的制造商和技術(shù)人員加入RIOS實驗室,培養(yǎng)未來芯片技術(shù)的領(lǐng)袖。
封面圖片來源:攝圖網(wǎng)